28
 ELECTRÓNICA DIGITAL LENNYN ALEXANDER BRANDT ING. IVÁN DUARTE FICHA: 229393 SERVICIO NACIONAL DE APRENDIZAJE SENA 2011

Guia de Aprendizaje Desarrolo 1-3 Punto

Embed Size (px)

Citation preview

Page 1: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 1/28

 

ELECTRÓNICA DIGITAL

LENNYN ALEXANDER BRANDT

ING. IVÁN DUARTE

Page 2: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 2/28

 

1.  ANÁLISIS DE LA EVOLUCIÓN DE LOS COMPONENTES DE LOS CIRCUITOS

INTEGRADOS, Y AVANCES TECNOLÓGICOS QUE CONTRIBUYERON A AUMENTAR

EL NIVEL DE INTEGRACIÓN DE LOS IC'S

  1897 Primer tubo electrónico (de rayos catódicos).

  1904 El físico inglés John Ambrose Fleming inventa el diodo de vacío (llamado válvula de

vacío), que reemplaza a los relés electromecánicos (relés telefónicos) y como dispositivo

biestable (con dos estados).

  1906 Se obtienen diodos de silicio (semiconductores).Se construye el triodo (equivalente

al transistor pero en válvula de vacío).

  1947 Walter Brattain, John Barden y W. Shockley inventan en los laboratorios Bell el

transistor, que sustituyó a la válvula de vacío por su mayor fiabilidad, su menor tamaño y

su menor coste

Page 3: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 3/28

 

cristalino, que medía seis milímetros por lado y contenía apenas un transistor, tres resistencias y

un condensador. a pesar de que las técnicas de manufactura subsecuentemente tomaran caminos

diferentes a los tomados por Kilby, el sigue teniendo el crédito de haber creado el primerverdadero circuito integrado.

  En el 1963, FAIRCHILD manufacturo un dispositivo llamado el 907 que contenía dos

compuertas lógicas, las cuales consistían en cuatro transistores bipolares y cuatro

resistores. El 907 también utilizo capas aislantes y estructuras internas, las cuales son

características comunes en los circuitos integrados modernos.

  En 1967, FAIRCHILD introdujo un dispositivo llamado el micro mosaico, el cual contenía

algunos cientos de transistores. La principal característica del micro mosaico era que los

transistores no estaban conectados entre si. El micro mosaico está acreditado como

puntero de los circuitos integrados de aplicaciones especificas, y también como el primer

dispositivo añadido con aplicación real en el diseño de computadoras.

  En 1970, FAIRCHILD introdujo la primera memoria RAM (Random Access Memory) estática

de 256 bits llamada 4100, mientras Intel anunciaba la primera RAM dinámica de 1024 bits

llamada 1103, en el mismo año.

  Las escalas de integración de los circuitos integrados aparecieron y se fueron

desarrollando en la siguiente secuencia de acuerdo a la densidad de integración que

poseían:

Page 4: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 4/28

 

4.  Aparecen los Circuitos VLSI (Very Large Scale Integration). Los cuales contienen más de 1000

puertas lógicas o mas de 10000 transistores, los cuales aparecen para consolidar la industria

de los IC's y para desplazar definitivamente la tecnología de los componentes aislados y daninicio a la era de la miniaturización de los equipos apareciendo y haciendo cada vez mas

común la manufactura y el uso de los equipos portátiles.

  La característica más notable de un Circuito Integrado es su tamaño; ya que puede

contener 275, 000 transistores, además de una multitud de otros componentes como son

transistores, diodos, resistencias, condensadores y alambres de conexión, y medir desde

menos de un centímetro a poco mas de tres centímetros.

  Otra de las características de los circuitos integrados es que rara vez se pueden reparar; esdecir si un solo componente de un circuito integrado llegara a fallar, se tendría que

cambiar la estructura completa; esto se debe al tamaño diminuto y los miles de

componentes que poseen.

  Las distintas necesidades existentes en cuanto al uso de IC's dieron origen a distintas

familias lógicas que cumplieron con las especificaciones de potencia, voltaje y corriente delos circuitos que se diseñan en la actualidad. Por estas razones y otras más surgieron

distintas familias lógicas, que se enumeran en el siguiente listado:

a. Familia RTL (Lógica de Resistores)

b. Familia DTL (Lógica de diodos y transistores)

c. Familia TTL (Lógica de transistores y transistores)

d. Familia TTL Schottky (Lógica de transistores y transistores Schottky)

Page 5: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 5/28

 

los últimos anos en el campo del diseño de Circuitos Integrados de Aplicación Especifica,

comúnmente llamados ASIC (Application Specific Integrated Circuitis), se ha encontrado en el

incremento de la velocidad y rendimiento de los sistemas digitales, consiguiéndose avancesimportantes que han dado lugar al desarrollo de sistemas digitales cada vez más potentes.

El diseño de IC's en los últimos anos se realiza tomando en cuenta los siguientes puntos:

1.  Diseño de ASCIs para el procesado de imágenes y señales.Se desarrolla parte de la

investigación en el diseño de ASICs para la compresión de imágenes y el procesado digital

de señales, en aplicaciones de alta velocidad.

2.  2. Arquitecturas VLSI paralelas. El grado de desarrollo de la tecnología VLSI y la

disponibilidad de metodologías para la partición y proyección de algoritmos en

arquitecturas VLSI paralelas hace factible la implementación de algoritmos complejos en

un único circuito integrado.

3.  3. Diseño para bajo consumo de potencia. Debido a la cada vez más amplia difusión desistemas portátiles, el diseño de estos sistemas con un bajo consumo de potencia se ha

transformado en un punto de referencia. Por otra parte, se ha comprobado que en

aplicaciones multimedia es la memoria donde mayor potencia se consume. Para ello será

necesario aplicar transformaciones en los datos para aprovechar al máximo la localidad

temporal y espacial en el acceso a los mismos.

Page 6: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 6/28

 

1.  RESUMEN DE LA SIMBOLOGÍA ELECTRÓNICA DIGITAL:

a.  Simbología estándar.

Page 7: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 7/28

Simbología en el sistema ANSI.

Simbología en el sistema NEMA.

 

Page 8: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 8/28

Puertas Lógicas.

Las puertas lógicas son circuitos electrónicos que implementan operaciones básicas de lógicabinaria cuyo resultado puede ser verdadero o falso.

El paralelismo entre las operaciones binarias de la loica y las operaciones binarias de los sistemas

digitales ha convertido a las puertas lógicas en los elementos básicos que componen los circuitos

digitales.

Las líneas conectadas a la izquierda del símbolo de una puerta lógica son las entradas

A la derecha del símbolo de una puerta lógica hay una única línea conectada que representa la

salida.

El estado de las entradas y salidas de una pu El estado de las entradas y salidas de una puerta

lógica se representa de la siguiente manera

Falso: nivel lógico bajo o 0 binario

Verdadero: nivel lógico alto o 1 binario

Puertas 

 

Page 9: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 9/28

 

Puerta O

exclusiva

Puerta O

exclusiva

Puerta Y

exclusiva

Puerta

triestado

Realiza funcionesde AND y NAND

Realiza funcionesde OR y NOR

Inversor Inversor

DiferencialInversor

schmitt

BufferBuffer

triestado

B ff d D i 

Page 10: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 10/28

 

Flip-Flops

El corazón de una memoria son los Flip Flops, este circuito es una combinación de compuertas

lógicas, A diferencia de las características de las compuertas solas, si se unen de cierta manera,

estas pueden almacenar datos que podemos manipular con reglas preestablecidas por el circuito

mismo.

Esta es la representación general par un Flip Flop (comúnmente llamado "FF")

Los FF pueden tener varias entradas, dependiendo del tipo de las funciones internas que realice, y

tiene dos salidas:

Las salidas de los FF sólo pueden tener dos estados (binario) y siempre tienen valores contrarios,

como podemos ver en la siguiente tabla:    

Page 11: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 11/28

Circuitos Lógicos Integrados

En un circuito lógico digital se transmite información binaria (ceros y unos) entre estos circuitos y

se consigue un circuito complejo con la combinación de bloques de circuitos simples.

La información binaria se representa en la forma de:

"0" ó "1",

"abierto" ó "cerrado" (interruptor),

"On" y "Off",

"falso" o "verdadero", etc.

Los circuitos lógicos se pueden representar de muchas maneras. En los circuitos de los gráficos

anteriores la lámpara puede estar encendida o apagada ("on" o "off"), dependiendo de la posición

del interruptor. (apagado o encendido)

Los Circuitos Lógicos están compuestos por elementos digitales como la compuerta AND (Y),

compuerta OR (O), compuerta NOT (NO) y otras combinaciones muy complejas de los circuitos

antes mencionados

CONTADORES DE MODULO

Un contador (counter en inglés) es un circuito secuencial construido a partir de biestables ypuertas lógicas capaz de realizar el cómputo de los impulsos que recibe en la entrada destinada a

tal efecto, almacenar datos o actuar como divisor de frecuencia. Habitualmente, el cómputo se

li ódi bi i f i á l bi i t l l BCD t l ( t d 

Page 12: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 12/28

DEMULTIPLEXORES

El demultiplexor es un circuito destinado a transmitir una señal binaria a una determinada línea,

elegida mediante un seleccionador, de entre las diversas líneas existentes. El dispositivo mecánico

equivalente a un demultiplexor será un conmutador rotativo unipolar, de tantas posiciones como

líneas queramos seleccionar. El seleccionador determina el ángulo de giro del brazo del

conmutador.

CODIFICADORES:

  Hacen la función inversa de los decodificadores. Tiene 2n entradas y n salidas, cuya misión

es presentar en la salida el código binario correspondiente a la entrada activada.

 

Page 13: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 13/28

 

SUMADORESUn sumador es un circuito lógico que calcula la operación suma. En los computadores modernos

se encuentra en lo que se denomina Unidad aritmético lógica (ALU). Generalmente realizan las

operaciones aritméticas en código binario decimal o BCD exceso 3, por regla general los

sumadores emplean el sistema binario. En los casos en los que se esté empleando un

complemento a dos para representar números negativos el sumador se convertirá en un sumador-

substractor ( Adder-subtracter )

.

Esquema lógico de un sumador completo.

DISPLAYS (7 Segmentos, 16 Segmentos, Matrices y LCDs)

El visualizador de siete segmentos (llamado también display ) es una forma de representar

números en equipos electrónicos. Está compuesto de siete segmentos que se pueden encender oapagar individualmente. Cada segmento tiene la forma de una pequeña línea. Se podría comparar

a escribir números con cerillas o fósforos de madera.  

Page 14: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 14/28

2.  Realizar el resumen de cada una una de las familias lógicas TTL, ECL y

CMOS, sus Características fundamentales y las series más comunes:

FAMILIAS TTL

TTL es la sigla en inglés de transistor-transistor logic, es decir, "lógica transistor a transistor". Es

una familia lógica o lo que es lo mismo, una tecnología de construcción de circuitos

electrónicos digitales. En los componentes fabricados con tecnología TTL los elementos de entrada

y salida del dispositivo son transistores bipolares. 

CARACTERÍSTICAS

  Su tensión de alimentación característica se halla comprendida entre los 4,75v y los 5,25V

(como se ve un rango muy estrecho).

  Los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,2V y 0,8V

para el estado L (bajo) y los 2,4V y Vcc para el estado H (alto).

  La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta

característica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el cual han

aparecido diferentes versiones de TTL como FAST, LS, S, etc y últimamente los CMOS: HC, HCT

y HCTLS. En algunos casos puede alcanzar poco más de los 250 MHz.

  Las señales de salida TTL se degradan rápidamente si no se transmiten a través de circuitos

adicionales de transmisión (no pueden viajar más de 2 m por cable sin graves pérdidas).

TTL trabaja normalmente con 5V.

 

Page 15: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 15/28

  TTL-LS (low power schottky) : Combinación de las tecnologías L y S (es la familia más

extendida)

  TTL-ALS (advanced low power schottky) : Versión mejorada de la serie LS

  TTL-F (FAST : fairchild advanced schottky)

  TTL-AF (advanced FAST) : Versión mejorada de la serie F

  TTL-HCT (high speed C-MOS) : Serie HC dotada de niveles lógicos compatibles con TTL

  TTL-G (GHz C-MOS) : GHz ( From PotatoSemi)

TECNOLOGÍA

La tecnología TTL se caracteriza por tener tres etapas, siendo la primera la que le nombra:

 Etapa de entrada por emisor. Se utiliza un transistor multiemisor en lugar de la matriz dediodos de DTL. 

  Separador de fase. Es un transistor conectado en emisor común que produce en su colector y

emisor señales en contrafase. 

  Driver. Está formada por varios transistores, separados en dos grupos. El primero va

conectado al emisor del separador de fase y drenan la corriente para producir el nivel bajo a la

salida. El segundo grupo va conectado al colector del divisor de fase y produce el nivel alto.

Esta configuración general varía ligeramente entre dispositivos de cada familia, principalmente la

etapa de salida, que depende de si son búferes o no y si son de colector abierto, tres 

Page 16: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 16/28

Familia Logica CMOS.

Una puerta CMOS no consume corriente de fuga de otros, cuando en un constante estado de 1 o

0. Cuando la puerta se cambia estados, la corriente se extrae de la fuente de alimentación para

cargar la capacitancia en la salida de la puerta. Esto significa que el consumo de corriente de los

dispositivos CMOS se incrementa con la velocidad de conmutación (controlado por la velocidad de

reloj, por lo general).

La primera familia de la lógica CMOS de circuitos integrados fue introducido

por RCA como CD4000 COS / MOS, la serie 4000 , en 1968. Inicialmente, la lógica CMOS fue más

lento que LS-TTL. Sin embargo, debido a los límites de la lógica CMOS fueron proporcionales a la

tensión de alimentación, dispositivos CMOS se adapta bien a la batería funciona con los sistemas

con fuentes de alimentación simple. Puertas CMOS también pueden tolerar mucho más amplio

rango de tensión de las puertas TTL, porque los umbrales de la lógica son (aproximadamente)

proporcionales a la tensión de alimentación, y no a los niveles fijados requerido por los circuitos

bipolares.

Con esta tecnología, el área de silicio necesario para la aplicación de tales funciones digitales

CMOS ha reducido rápidamente. Incorporación de la tecnología VLSI millones de operaciones

lógicas básicas en un solo chip, utiliza casi exclusivamente CMOS. La capacidad muy pequeña del

cableado en el chip, provocó un incremento en el rendimiento en varios órdenes de magnitud. Enel chip frecuencias de reloj de hasta 4 GHz se han vuelto comunes, aproximadamente 1000 veces

más rápido que la tecnología en 1970. 

Page 17: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 17/28

Series 4000/14000

Las primeras series CMOS fueron la serie 4000, que fue introducida por RCA y la serie14000 por

Motorola. La serie original es la 4000A; la 4000B representa mejora con respecto a la primera y

tiene mayor capacidad de corriente en sus salidas. A pesar de la aparición de la nueva serie CMOS,

las series4000 siguen teniendo uso muy difundido. La serie 4000A es la línea más usada de

Circuitos Integrados digitales CMOS, contiene algunas funciones disponibles en la serie TTL 7400 y

está en expansión constante. Algunas características más importantes de esta familia lógica son:

a) La disipación de potencia de estado estático de los circuitos lógicos CMOS es muy baja.

b) Los niveles lógicos de voltaje CMOS son 0 V para 0 lógico y VDD para 1 lógico. El suministro VDD

puede estar en el rango 3 V a 15 V para la serie 4000. La velocidad de conmutación de la familia

CMOS 4000A varía con el voltaje de la fuente.(consultar el apartado de los niveles de voltaje).

c) Todas las entradas CMOS deben estar conectadas a algún nivel de voltaje.

ENTRADAS CMOS. Las entradas CMOS nunca deben dejarse desconectadas, ya que son muy

sensibles a la electricidad estática y al ruido, los cuales pueden fácilmente activar los canales

MOSFET P y N en el estado conductor, produciendo una mayor disipación de potencia y posible

sobrecalentamiento. Tienen que estar conectadas a un nivel fijo de voltaje alto o bajo (0 V o VDD)

o bien a otra entrada. Esta regla se aplica aún a las entradas de otras compuertas lógicas que no se

utilizan en el mismo encapsulado

DESVENTAJAS:

*La de menor disipación de potencia

• Amplios márgenes de ruido 

Page 18: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 18/28

FAMILIA LOGICA ECL

Lógica de emisor acoplado (ECL) es una lógica no saturada, lo que significa que los transistores seles impiden entrar en saturación profunda, eliminando así los retrasos de almacenamiento. La

prevención de los transistores de entrar en saturación se logra mediante el uso de niveles lógicos

cuyos valores son tan cerca uno del otro que un transistor no se debe a la saturación en sus

conmutadores de entrada de bajo a alto. En otras palabras, el transistor se enciende, pero no

completamente.

Nivel de voltaje de alta -0,9 voltios y de baja es-1.7V, por lo que el mayor problema con la ECL es

un margen de ruido pobres.

A ECL típica puerta OR se muestra a continuación. Cuando cualquier entrada es ALTA (-0.9V), el

transistor conectado llevará a cabo, y por lo tanto, hará de Q3, que a su vez hará que la salida Q4

ALTA.

Cuando ambas entradas son bajas (-1.7v), los transistores conectados no llevará a cabo, por lo que

en la Q3, que a su vez hará que la salida Q4 BAJA.

 

Page 19: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 19/28

 

FamiliasCaracteristicas 

TTL CMOS ECL

FAN - OUT 10 Soporte de

compuertas de

entrada

Gran fan-out (

Puerta). De 50.

20 Soporte de

compuertas de entrada

FAN-IN 10 50 20

RETARDO DEPROPAGACION

de 10nanosegundos

Su baja velocidad, con unretardo típico de 25 a 50 ns o

más… 

2 nanosegundos

NIVELES DETENSION LOGICOS

Por el rango de

tensión comprendida

entre 0,2V y 0,8V para

el estado L (bajo) y los

2,4V y Vcc para el

estado H (alto).

0V para el lado L (bajo), y

VDD, para el lado H (alto) -1.63V y -5.2 V para el

lado L(bajo),

0 y -0.98 V para el lado

(alto )

DISIPACION DEPOTENCIA

10 mW or puerta 2.5nW y cuando aumenta 10

nW

20 mW

TENSION DEALIMENATCION

4,75v y los 5,25V Entre 3 y 15 voltios

Trabaja con tensiones de

alimentación negativa.

(se conecta a -5.2v, para

obtener un

funcionamiento optimo.

 

Page 20: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 20/28

TTL STANDARDAND7408

OR7432

NOT7404

NAND7400

MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.75 5 5.25 4.75 5 5.25 4.75 5 5.25 4.75 5 5.25

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -0.8 - - -0.8 - - -0.4 - - -0.4

IOL  - - 16 - - 16 - - 16 - - 16

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 17.5 27 - 10 15 - 12 22 - 11 22

tPHL  - 12 19 - 14 22 - 8 15 - 7 15

TTL STANDARDNOR7402

X-OR7486

X-NORYES

7407MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.75 5 5.25 4.75 5 5.25 4.75 5 5.25

VIH  2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8

IOH  - - -0.4 - - -0.8 - - -

IOL  - - 16 - - 16 - - 40

TA  0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 12 22 - 15 23 - - 6 10

tPHL  - 8 15 - 11 17 - - 20 30

 

Page 21: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 21/28

TTL - SAND

74S08OR

74S32NOT

74S04NAND74S00

MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.75 5 5.25 4.75 5 5.25 4.75 5 5.25 4.75 5 5.25

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -1 - - -1 - - -1 - - -1

IOL  - - 20 - - 20 - - 20 - - 20

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 4 7 - 10 15 - 3 4.5 - 3 4.5

tPHL  - 4 7 - 14 22 - 3 5 - 3 5

TTL - SNOR

74S02X-OR74S86

X-NORYES

74S07MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.75 5 5.25 4.75 5 5.25 4.75 5 5.25

VIH  2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8

IOH  - - -1 - - -1 - - -

IOL  - - 20 - - 20 - - 40

TA  0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 3.5 6.6 - 7 10.5 - - 6 10

tPHL  - 3.5 5.5 - 6.5 10 - - 20 30

 

Page 22: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 22/28

TTL - LSAND

74LS08OR

74LS32NOT

74LS04NAND74LS00

MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.75 5 5.25 4.75 5 5.25 4.75 5 5.25 4.75 5 5.25

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -0.4 - - -0.4 - - -0.4 - - -0.4

IOL  - - 8 - - 8 - - 8 - - 8

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 8 15 - 14 22 - 9 15 - 9 15

tPHL  - 10 20 - 14 22 - 10 15 - 10 15

TTL - LSNOR

74LS02X-OR

74LS86X-NOR

74LS266YES

74LS07MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.75 5 5.25 4.75 5 5.25 4.75 5 5.25 4.75 5 5.25

VIH  2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8

IOH  - - -0.4 - - -0.4 - - -

IOL  - - 8 - - 8 - - 40

TA  0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 10 15 - 12 23 - - 6 10

tPHL  - 10 15 - 10 17 - - 20 30

 

Page 23: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 23/28

TTL - ASAND

74AS08OR

74AS32NOT

74AS04NAND

74AS00MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -2 - - -2 - - -2 - - -2

IOL  - - 20 - - 20 - - 20 - - 20

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 1 5.5 - 1 5.8 - 1 5 - 1 4.5

tPHL  - 1 5.5 - 1 5.8 - 1 4 - 1 4

TTL - ASNOR

74AS02X-OR

74AS86X-NOR

74AS810YES

74AS1034AMIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -2 - - -2 - - -2 - - -48

IOL  - - 20 - - 20 - - 20 - - 48

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 1 4.5 - 2 7.5 - 1.6 5.1 - 1 6

tPHL  - 1 4.5 - 2 6.5 - 2.2 5.4 - 1 6

 

Page 24: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 24/28

TTL - ALSAND

74ALS08OR

74ALS32NOT

74ALS04NAND

74ALS00AMIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -0.4 - - -0.4 - - -0.4 - - -0.4

IOL  - - 8 - - 8 - - 8 - - 8

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 4 14 - 3 14 - 3 11 - 3 11

tPHL  - 3 10 - 3 12 - 2 8 - 2 8

TTL - ALSNOR

74ALS02X-OR

74ALS86X-NOR

74ALS810YES

74ALS1034AMIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  - - -0.4 - - -0.4 - - -0.4 - - -15

IOL  - - 8 - - 8 - - 8 - - 24

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 1 12 - 3 17 - 5 20 - 1 8

tPHL  - 1 10 - 2 12 - 3 14 - 1 8

 

Page 25: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 25/28

TTL - FAND

74F08OR

74F32NOT

74F04NAND

74F00AMIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IIK  - - -18 - - -18 - - -18 - - -18

IOH  - - -1 - - -1 - - -1 - - -1

IOL  - - 20 - - 20 - - 20 - - 20

TA  0 - 70 0 - 70 0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 2.2 6.6 - 2.2 6.6 - 1.6 6 - 1.6 6

tPHL  - 1.7 6.3 - 2.2 6.3 - 1 5.3 - 1 5.3

TTL - F

NOR74F02

X-OR74F86

X-NOR YES

MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - -

VIL  - - 0.8 - - 0.8

IIK  - - -18 - - -18

IOH  - - -1 - - -1

IOL  - - 20 - - 20

TA  0 - 70 0 - 70

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tPLH  - 1.7 6.5 - 3 6.5

tPHL  - 1 5.3 - 3 6.5

 

Page 26: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 26/28

TTL - HCTAND

74A HCT 08OR

74HCT32NOT

74HCT04NAND

74HCT00AMIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  0 - Vcc 0 - Vcc 0 - Vcc 0 - Vcc

IOL  0 - Vcc 0 - Vcc 0 - Vcc 0 - Vcc

Δt/Δv  - - 500 - - 500 - - 500 - - 500

TA  -40 - 85 -40 - 85 -40 - 85 -40 - 85

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tpd Vcc=4.5V - - 30 - - 30 - - 25 - - 25

Vcc=5.5V - - 27 - - 27 - - 23 - - 22

TTL - HCT

NOR74HCT02

X-OR74HCT86

X-NOR74HCT266

YES74HCT34

MIN NOM MAX MIN NOM MAX MIN NOM MAX MIN NOM MAX

VCC  4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5

VIH  2 - - 2 - - 2 - - 2 - -

VIL  - - 0.8 - - 0.8 - - 0.8 - - 0.8

IOH  0 - Vcc 0 - Vcc 0 - Vcc 0 - Vcc

IOL  0 - Vcc 0 - Vcc 0 - Vcc 0 - Vcc

Δt/Δv  - - 500 - - 500 - - 500 - - 500

TA  -40 - 85 -40 - 85 -40 - 85 -40 - 85

MIN TYP MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX

tpd Vcc=4.5V - - 25 - - 22 - - 32 - - 24

Vcc=5.5V  - - 22 - - - - - - - - -

 

Page 27: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 27/28

CMOSAND OR NAND NOR NOT X-OR YES

MIN NOM MAX UNID MIN NOM MAX UNID MIN NOM MAX UNID MIN NOM MAX UNID MIN NOM MAX UNID MIN NOM MAX UNID MIN NOM MAX UNID

Vcc - - - - - - - - -0,5 - 7 V - - - - 4.5 - 5.5 V 4,5 - 5,5 V 0,5 - 7 V

Vil - - 3.0 V - 2 1.5 V - - 3 V - - 3.0 V - 0,8 V - 1,35 V - - 1,35 V

ViH 7.0 - - V 7.0 6 - V 7 - - V 7.0 - - V 2 - V 3,2 - V 3,2 - V

Ta -40 85 °C -40 - 85 °C -40 - 85 °C -40 - 85 °C -40 - 85 °C 40 - 85 °C 40 - 85 °C

TpLH - 40 100 ns 40 - 100 ns 50 - 100 ns - 50 100 ns - - 23 ns - - 30 ns - - 19 ns

TpHL - 50 100 ns 40 - 100 ns 50 - 100 ns 50 100 ns - - 23 ns - - 30 ns - 19 ns

Iil - - - - - - - - - - - - - - - - - - - - - - - - - - - -

Iih - - - - - - - - - - - - - - - - - - - - - - - - - - - -

Voh 9.95 - - V - 10 - V 9.95 - - V 9.95 V 4,4 - - V 4,4 - V - - - -

Vol - 0.5 V - 0 0.05 V - 0.05 V -- 0,05 V - - 0,1 V - - 0,1 V - - 0,1 V

Iol 1,3 - - m A 1,1 - 2.25 m A 1,3 - - m A 1,3 - - m A - - - - - - - - - - - -

Ioh -1,3 - - m A -1,1 -

-

2,25 m A -1,3 - - m A -1,3 - - m A - - - - - - - - - - - -

 

Page 28: Guia de Aprendizaje Desarrolo 1-3 Punto

5/10/2018 Guia de Aprendizaje Desarrolo 1-3 Punto - slidepdf.com

http://slidepdf.com/reader/full/guia-de-aprendizaje-desarrolo-1-3-punto 28/28

VCC = Voltaje DC suministrado

Unidad = Voltios (V)

VIH= Nivel alto de voltaje de entradaUnidad = Voltios (V)

VIL= Nivel bajo de voltaje de entrada

Unidad = Voltios (V)

IOH= Nivel alto de corriente de salida

Unidad = Voltios (mA)

IOL= Nivel bajo de correinte de salida

Unidad = Voltios (mA)

TA= Operación temperatura ambiente

Unidad = Grados centigrados (°C)

tPHL /tPLH = tpd = tiempo de retardo de propagación, en la salida de un nivel bajo a alto/ tiempo de retardo de

propagación, en la salida de un nivel alto a bajo.Unidad = Nanosegundos (ns)