Upload
talian
View
218
Download
0
Embed Size (px)
Citation preview
8/18/2019 Ingenieria Electrónica Horario Periodo 48
1/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: PRIMERO GRUPO 1 AULA: A18, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00lgebra Lineal
A18Ing. José Luis Bucheli
Técnicas deInvestigación
A18Lic. Vanessa Vanegas
lgebra LinealA18
Ing. José Luis Bucheli
Cálculo DiferencialA18
Ing. Raquel Miranda
Educación Física
GRUPO 6
8:00 – 9:00lgebra Lineal
A18Ing. José Luis Bucheli
Técnicas deInvestigación
A18Lic. Vanessa Vanegas
lgebra LinealA18
Ing. José Luis Bucheli
Cálculo DiferencialA18
Ing. Raquel Miranda
Educación Física
GRUPO 6
9:00 – 10:00Diseño Asistido porComputador (CAD)
CECASIS
Ing. Alejandra Fernández
QuímicaA18
Ing. Gabriel Zapata
QuímicaA18
Ing. Gabriel Zapata
Técnicas de ExpresiónA18
Lic. Vanessa Vanegas
Antropología CristianaA29
Lic. Xavier Solís
10:00 – 11:00Diseño Asistido porComputador (CAD)
CECASISIng. Alejandra Fernández
QuímicaA18
Ing. Gabriel Zapata
QuímicaA18
Ing. Gabriel Zapata
Técnicas de ExpresiónA18
Lic. Vanessa Vanegas
Antropología CristianaA29
Lic. Xavier Solís
11:00 – 12:00Cálculo Diferencial
A18Ing. Raquel Miranda
Cálculo DiferencialA18
Ing. Raquel Miranda
Diseño Asistido porComputador (CAD)
CECASISIng. Alejandra Fernández
12:00 – 13:00Cálculo Diferencial
A18Ing. Raquel Miranda
Cálculo DiferencialA18
Ing. Raquel Miranda
Diseño Asistido porComputador (CAD)
CECASIS
Ing. Alejandra Fernández
8/18/2019 Ingenieria Electrónica Horario Periodo 48
2/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: PRIMERO GRUPO 2 AULA: A19, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Diseño Asistido porComputador (CAD)
CECASISIng. Alejandra Fernández
Cálculo DiferencialA19
Ing. Alejandra Fernández
QuímicaA19
Ing. Gabriel Zapata
8:00 – 9:00Diseño Asistido porComputador (CAD)
CECASISIng. Alejandra Fernández
Cálculo DiferencialA19
Ing. Alejandra Fernández
QuímicaA19
Ing. Gabriel Zapata
9:00 – 10:00Antropología Cristiana
A19Lic. Patricio López
lgebra LinealA19
Ing. José Luis Bucheli
Diseño Asistido porComputador (CAD)
CECASIS
Ing. Alejandra Fernández
QuímicaA19
Ing. Gabriel Zapata
Cálculo DiferencialA19
Ing. Alejandra Fernández
10:00 – 11:00Antropología Cristiana
A19Lic. Patricio López
lgebra LinealA19
Ing. José Luis Bucheli
Diseño Asistido porComputador (CAD)
CECASISIng. Alejandra Fernández
QuímicaA19
Ing. Gabriel Zapata
Cálculo DiferencialA19
Ing. Alejandra Fernández
11:00 – 12:00Cálculo Diferencial
A19Ing. Alejandra Fernández
Técnicas de ExpresiónA19
Lic. Vanessa Vanegas
Educación Física
GRUPO 7
Técnicas deInvestigación
A19Lic. Vanessa Vanegas
lgebra LinealA19
Ing. José Luis Bucheli
12:00 – 13:00Cálculo Diferencial
A19Ing. Alejandra Fernández
Técnicas de ExpresiónA19
Lic. Vanessa Vanegas
Educación Física
GRUPO 7
Técnicas deInvestigación
A19
Lic. Vanessa Vanegas
lgebra LinealA19
Ing. José Luis Bucheli
8/18/2019 Ingenieria Electrónica Horario Periodo 48
3/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: PRIMERO GRUPO 3 AULA: A20, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Química
A20Ing. Gabriel Zapata
lgebra LinealA20
Ing. William Oñate
Cálculo DiferencialA20
Ing. Alejandra Fernández
Antropología CristianaA20
Lic. Ramiro Rubio
Cálculo DiferencialA20
Ing. Alejandra Fernández
8:00 – 9:00Química
A20Ing. Gabriel Zapata
lgebra LinealA20
Ing. William Oñate
Cálculo DiferencialA20
Ing. Alejandra Fernández
Antropología CristianaA20
Lic. Ramiro Rubio
Cálculo DiferencialA20
Ing. Alejandra Fernández
9:00 – 10:00Técnicas de Investigación
A20
Lic. Vanessa Vanegas
Técnicas de ExpresiónA20
Lic. Vanessa Vanegas
lgebra LinealA20
Ing. William Oñate
Diseño Asistido porComputador (CAD)
CECASISIng. Juan Pablo Tamayo
QuímicaA20
Ing. Gabriel Zapata
10:00 – 11:00Técnicas de Investigación
A20Lic. Vanessa Vanegas
Técnicas de ExpresiónA20
Lic. Vanessa Vanegas
lgebra LinealA20
Ing. William Oñate
Diseño Asistido porComputador (CAD)
CECASISIng. Juan Pablo Tamayo
QuímicaA20
Ing. Gabriel Zapata
11:00 – 12:00Diseño Asistido porComputador (CAD)
CECASISIng. Juan Pablo Tamayo
Cálculo DiferencialA20
Ing. Alejandra Fernández
Educación Física
GRUPO 9
12:00 – 13:00Diseño Asistido porComputador (CAD)
CECASISIng. Juan Pablo Tamayo
Cálculo DiferencialA20
Ing. Alejandra Fernández
Educación Física
GRUPO 9
8/18/2019 Ingenieria Electrónica Horario Periodo 48
4/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: PRIMERO GRUPO 4 AULA: A3
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Química
A3Ing. Gabriel Zapata
8:00 – 9:00Química
A3Ing. Gabriel Zapata
9:00 – 10:00
10:00 – 11:00
11:00 – 12:00
12:00 – 13:00
8/18/2019 Ingenieria Electrónica Horario Periodo 48
5/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: PRIMERO GRUPO 4 AULA: A2
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Química
A2Ing. Gabriel Zapata
14:30 – 15:30Química
A2Ing. Gabriel Zapata
15:30 – 16:30
16:30 – 17:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
6/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEGUNDO GRUPO 1 AULA: A21, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Circuitos Eléctricos I
A21Ing. Carlos Pillajo
Programación ICECASIS
Ing. Junior Figueroa
Programación ICECASIS
Ing. Junior Figueroa
Instalaciones CivilesA21
Ing. Vinicio Tapia
Estática (LAB)
LAB FÍSICA
8:00 – 9:00Circuitos Eléctricos I
A21Ing. Carlos Pillajo
Programación ICECASIS
Ing. Junior Figueroa
Programación ICECASIS
Ing. Junior Figueroa
Instalaciones CivilesA21
Ing. Vinicio Tapia
Estática (LAB)
LAB FÍSICA
9:00 – 10:00Cálculo Integral
A21Fís. Edison Pachacama
EstáticaA21
Fís. Sonia Guaño
EstáticaA21
Fís. Sonia Guaño
Espiritualidad JuvenilSalesiana
A21
Lic. E. Paucar
EstáticaA21
Fís. Sonia Guaño
10:00 – 11:00Cálculo Integral
A21Fís. Edison Pachacama
EstáticaA21
Fís. Sonia Guaño
EstáticaA21
Fís. Sonia Guaño
Espiritualidad JuvenilSalesiana
A21Lic. E. Paucar
EstáticaA21
Fís. Sonia Guaño
11:00 – 12:00Instalaciones Civiles (LAB)
BLOQUE CIng. E. Peñaherrera
Circuitos Eléctricos IBLOQUE C
Ing. Carlos Pillajo
Cálculo IntegralA21
Fís. Edison Pachacama
Circuitos Eléctricos IA21
Ing. Carlos Pillajo
Instalaciones CivilesA21
Ing. Vinicio Tapia
12:00 – 13:00Instalaciones Civiles (LAB)
BLOQUE CIng. E. Peñaherrera
Circuitos Eléctricos IBLOQUE C
Ing. Carlos Pillajo
Cálculo IntegralA21
Fís. Edison Pachacama
Circuitos Eléctricos IA21
Ing. Carlos Pillajo
Instalaciones CivilesA21
Ing. Vinicio Tapia
8/18/2019 Ingenieria Electrónica Horario Periodo 48
7/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEGUNDO GRUPO 2 AULA: A22, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Estática (LAB)
A22Ing. Juan Pablo Tamayo
Circuitos Eléctricos I(LAB)
BLOQUE CIng. Vinicio Tapia
Circuitos Eléctricos IA22
Ing. Vinicio Tapia
Espiritualidad JuvenilSalesiana
A22Lic. Ítalo Jumbo
8:00 – 9:00Estática (LAB)
A22Ing. Juan Pablo Tamayo
Circuitos Eléctricos I(LAB)
BLOQUE CIng. Vinicio Tapia
Circuitos Eléctricos IA22
Ing. Vinicio Tapia
Espiritualidad JuvenilSalesiana
A22Lic. Ítalo Jumbo
9:00 – 10:00Cálculo Integral
A22Ing. Raquel Miranda
Instalaciones Civiles(LAB)
BLOQUE C
Ing. Vinicio Tapia
Cálculo IntegralA22
Ing. Raquel Miranda
Circuitos Eléctricos IA22
Ing. Vinicio Tapia
Programación ICECASIS
Ing. Renato Cumbal
10:00 – 11:00Cálculo Integral
A22Ing. Raquel Miranda
Instalaciones Civiles(LAB)
BLOQUE CIng. Vinicio Tapia
Cálculo IntegralA22
Ing. Raquel Miranda
Circuitos Eléctricos IA22
Ing. Vinicio Tapia
Programación ICECASIS
Ing. Renato Cumbal
11:00 – 12:00Instalaciones Civiles
A22Ing. Vinicio Tapia
Instalaciones CivilesA22
Ing. Vinicio Tapia
EstáticaA22
Ing. Juan Pablo Tamayo
Programación ICECASIS
Ing. Renato Cumbal
EstáticaA22
Ing. Juan Pablo Tamayo
12:00 – 13:00Instalaciones Civiles
A22Ing. Vinicio Tapia
Instalaciones CivilesA22
Ing. Vinicio Tapia
EstáticaA22
Ing. Juan Pablo Tamayo
Programación ICECASIS
Ing. Renato Cumbal
EstáticaA22
Ing. Juan Pablo Tamayo
8/18/2019 Ingenieria Electrónica Horario Periodo 48
8/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEGUNDO GRUPO 3 AULA: A19, A18, A22, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Programación I
CECASISIng. Johnny Barrera
EstáticaA22
Ing. Juan Pablo Tamayo
Instalaciones CivilesA22
Ing. Vinicio Tapia
8:00 – 9:00Programación I
CECASISIng. Johnny Barrera
EstáticaA22
Ing. Juan Pablo Tamayo
Instalaciones CivilesA22
Ing. Vinicio Tapia
9:00 – 10:00Estática
A18
Ing. Juan Pablo Tamayo
Cálculo IntegralA22
Ing. Raquel Miranda
Instalaciones CivilesA19
Ing. Vinicio Tapia
Circuitos Eléctricos I(LAB)
BLOQUE CIng. William Montalvo
Espiritualidad JuvenilSalesiana
A22Lic. Ítalo Jumbo
10:00 – 11:00Estática
A18Ing. Juan Pablo Tamayo
Cálculo IntegralA22
Ing. Raquel Miranda
Instalaciones CivilesA19
Ing. Vinicio Tapia
Circuitos Eléctricos I(LAB)
BLOQUE CIng. William Montalvo
Espiritualidad JuvenilSalesiana
A22Lic. Ítalo Jumbo
11:00 – 12:00Circuitos Eléctricos I
A20Ing. William Montalvo
Circuitos Eléctricos IA20
Ing. William Montalvo
Programación ICECASIS
Ing. Johnny Barrera
Estática (LAB)A22
Ing. Juan Pablo Tamayo
Cálculo IntegralA18
Ing. Raquel Miranda
12:00 –
13:00
Circuitos Eléctricos I
A20Ing. William Montalvo
Circuitos Eléctricos I
A20Ing. William Montalvo
Programación I
CECASISIng. Johnny Barrera
Estática (LAB)
A22Ing. Juan Pablo Tamayo
Cálculo Integral
A18Ing. Raquel Miranda
8/18/2019 Ingenieria Electrónica Horario Periodo 48
9/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEGUNDO GRUPO 3 AULA: A19, A18, A22, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Instalaciones Civiles
(LAB)BLOQUE C
Ing. E. Peñaherrera
14:30 – 15:30Instalaciones Civiles
(LAB)BLOQUE C
Ing. E. Peñaherrera
8/18/2019 Ingenieria Electrónica Horario Periodo 48
10/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: TERCERO GRUPO 1 AULA: A23, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00
Instalaciones IndustrialesA23
Ing. William Montalvo
Dinámica I(LAB)
LAB. FÍSICA
Programación IICECASIS
Ing. Renato Cumbal
Probabilidad y EstadísticaA23
Ing. William Caiza
8:00 – 9:00
Instalaciones IndustrialesA23
Ing. William Montalvo
Dinámica I(LAB)
LAB. FÍSICA
Programación IICECASIS
Ing. Renato Cumbal
Probabilidad y EstadísticaA23
Ing. William Caiza
9:00 –
10:00
Circuitos Eléctricos II(LAB)
BLOQUE CIng. Carlos Pillajo
Dinámica I
A23Ing. César Gaguancela
Dinámica I
A23Ing. César Gaguancela
Circuitos Eléctricos II
A23Ing. Carlos Pillajo
Circuitos Eléctricos IIA23
Ing. Carlos Pillajo
10:00 – 11:00
Circuitos Eléctricos II(LAB)
BLOQUE CIng. Carlos Pillajo
Dinámica IA23
Ing. César Gaguancela
Dinámica IA23
Ing. César Gaguancela
Circuitos Eléctricos IIA23
Ing. Carlos Pillajo
Circuitos Eléctricos IIA23
Ing. Carlos Pillajo
11:00 – 12:00
Probabilidad y EstadísticaA23
Ing. William Caiza
Cálculo VectorialA23
Fís. Patricio Núñez
Instalaciones IndustrialesA23
Ing. William Montalvo
Cálculo VectorialA23
Fís. Patricio Núñez
Programación IICECASIS
Ing. Renato Cumbal
12:00 –
13:00
Probabilidad y EstadísticaA23
Ing. William Caiza
Cálculo VectorialA23
Fís. Patricio Núñez
Instalaciones IndustrialesA23
Ing. William Montalvo
Cálculo VectorialA23
Fís. Patricio Núñez
Programación IICECASIS
Ing. Renato Cumbal
8/18/2019 Ingenieria Electrónica Horario Periodo 48
11/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: TERCERO GRUPO 1 AULA: A23, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Instalaciones Industriales
(LAB)BLOQUE C
Ing. E. Peñaherrera
14:30 – 15:30Instalaciones Industriales
(LAB)BLOQUE C
Ing. E. Peñaherrera
8/18/2019 Ingenieria Electrónica Horario Periodo 48
12/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: TERCERO GRUPO 2 AULA: A24, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00
Dinámica IA24
Ing. César Gaguancela
Dinámica IA24
Ing. César Gaguancela
Circuitos Eléctricos II(LAB)
BLOQUE CIng. Luis F. Casanova
Dinámica I(LAB)
LAB. FÍSICA
Probabilidad yEstadística
A24Ing. William Caiza
8:00 – 9:00
Dinámica IA24
Ing. César Gaguancela
Dinámica IA24
Ing. César Gaguancela
Circuitos Eléctricos II(LAB)
BLOQUE CIng. Luis F. Casanova
Dinámica I(LAB)
LAB. FÍSICA
Probabilidad yEstadística
A24Ing. William Caiza
9:00 – 10:00
Cálculo VectorialA24
Fís. Patricio Núñez
Instalaciones IndustrialesA24
Ing. William Montalvo
Cálculo VectorialA24
Fís. Patricio Núñez
Programación IICECASIS
Ing. Renato Cumbal
Circuitos Eléctricos IIA24
Ing. Luis F. Casanova
10:00 – 11:00
Cálculo VectorialA24
Fís. Patricio Núñez
Instalaciones IndustrialesA24
Ing. William Montalvo
Cálculo VectorialA24
Fís. Patricio Núñez
Programación IICECASIS
Ing. Renato Cumbal
Circuitos Eléctricos IIA24
Ing. Luis F. Casanova
11:00 – 12:00
Programación IICECASIS
Ing. Renato Cumbal
Probabilidad yEstadística
A24Ing. William Caiza
Circuitos Eléctricos IIA24
Ing. Luis F. Casanova
Instalaciones IndustrialesA24
Ing. William Montalvo
12:00 – 13:00
Programación IICECASIS
Ing. Renato Cumbal
Probabilidad yEstadística
A24
Ing. William Caiza
Circuitos Eléctricos IIA24
Ing. Luis F. Casanova
Instalaciones IndustrialesA24
Ing. William Montalvo
8/18/2019 Ingenieria Electrónica Horario Periodo 48
13/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: TERCERO GRUPO 1 AULA: A23, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Instalaciones Industriales
(LAB)BLOQUE C
Ing. William Montalvo
14:30 – 15:30Instalaciones Industriales
(LAB)BLOQUE C
Ing. William Montalvo
8/18/2019 Ingenieria Electrónica Horario Periodo 48
14/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: CUARTO GRUPO 1 AULA: A25, A26, LAB. FIS., BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00
Ecuaciones DiferencialesIng. R. Miranda
A25
Métodos NuméricosIng. G. Caiza
A25
Ecuaciones DiferencialesIng. R. Miranda
A25
Teoría ElectromagnéticaI
Fís. E. PachacamaA25
Dinámica IIIng. C. Gaguancela
A25
8:00 – 9:00
Ecuaciones DiferencialesIng. R. Miranda
A25
Métodos NuméricosIng. G. Caiza
A25
Ecuaciones DiferencialesIng. R. Miranda
A25
Teoría ElectromagnéticaI
Fís. E. PachacamaA25
Dinámica IIIng. C. Gaguancela
A25
9:00 – 10:00
Electrónica Analógica IIng. L. Oñate
A25
Electrónica Analógica IIng. L. Oñate
A25
Teoría ElectromagnéticaI
Fís. E. Pachacama
A25
Electrónica Analógica I(LAB)
Ing. L. Oñate
BLOQUE C
Pensamiento Social de laIglesia
Lic. X. Solís
A26
10:00 – 11:00
Electrónica Analógica IIng. L. Oñate
A25
Electrónica Analógica IIng. L. Oñate
A25
Teoría ElectromagnéticaI
Fìs. E. PachacamaA25
Electrónica Analógica I(LAB)
Ing. L. OñateBLOQUE C
Pensamiento Social de laIglesia
Lic. X. SolísA26
11:00 – 12:00
Teoría Electromagnética IFís. E. Pachacama
A25
Dinámica IIIng. C. Gaguancela
A25
Métodos NuméricosIng. G. Caiza
A25
12:00 – 13:00
Teoría Electromagnética IFís. E. Pachacama
A25
Dinámica IIIng. C. Gaguancela
A25
Métodos NuméricosIng. G. Caiza
A25
8/18/2019 Ingenieria Electrónica Horario Periodo 48
15/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: CUARTO GRUPO 1 AULA: A25, LAB. FIS., G7, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30
Teoría ElectromagnéticaI (LAB)
LAB. FÍSICA
14:30 – 15:30
Teoría ElectromagnéticaI (LAB)
LAB. FÍSICA
15:30 – 16:30
16:30 – 17:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
16/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: CUARTO GRUPO 2 AULA: A26, LAB. FIS., BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00
Métodos NuméricosIng. W. Caiza
A26
Electrónica Analógica IIng. J. Pazmiño
A26
Dinámica IIIng. J. Tamayo
A26
Teoría ElectromagnéticaI
Fís. E. PachacamaA26
8:00 – 9:00
Métodos NuméricosIng. W. Caiza
A26
Electrónica Analógica IIng. J. Pazmiño
A26
Dinámica IIIng. J. Tamayo
A26
Teoría ElectromagnéticaI
Fís. E. PachacamaA26
9:00 – 10:00
Ecuaciones DiferencialesIng. G. Zapata
A26
Pensamiento SocialLic. X. Solís
A26
Teoría ElectromagnéticaI (LAB)
LAB. FÍSICA
Teoría ElectromagnéticaI
Fís. E. Pachacama
A26
Dinámica IIIng. J. Tamayo
A26
10:00 – 11:00
Ecuaciones DiferencialesIng. G. Zapata
A26
Pensamiento SocialLic. X. Solís
A26
Teoría ElectromagnéticaI (LAB)
LAB. FÍSICA
Teoría ElectromagnéticaI
Fís. E. PachacamaA26
Dinámica IIIng. J. Tamayo
A26
11:00 – 12:00
Electrónica Analógica IIng. J. Pazmiño
A26
Teoría ElectromagnéticaI
Fís. E. PachacamaA26
Ecuaciones DiferencialesIng. G. Zapata
A26
Métodos NuméricosIng. W. Caiza
A26
Electrónica Analógica I(LAB)
Ing. J. PazmiñoBLOQUE C
12:00 – 13:00
Electrónica Analógica IIng. J. Pazmiño
A26
Teoría ElectromagnéticaI
Fís. E. Pachacama
A26
Ecuaciones DiferencialesIng. G. Zapata
A26
Métodos NuméricosIng. W. Caiza
A26
Electrónica Analógica I(LAB)
Ing. J. Pazmiño
BLOQUE C
8/18/2019 Ingenieria Electrónica Horario Periodo 48
17/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: QUINTO GRUPO 1 AULA: A25, A27, LAB. FIS., BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Señales y Sistemas
Ing. C. CuichánA27
Electrónica DigitalIng. C. Pillajo
A27
Máquinas Eléctricas IIng. W. Montalvo
A27
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Máquinas Eléctricas IIng. W. Montalvo
A27
8:00 – 9:00Señales y Sistemas
Ing. C. CuichánA27
Electrónica DigitalIng. C. Pillajo
A27
Máquinas Eléctricas IIng. W. Montalvo
A27
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Máquinas Eléctricas IIng. W. Montalvo
A27
9:00 – 10:00Electrónica Analógica II
Ing. H. NúñezA27
Matemáticas AvanzadasIng. C. Cuichán
A27
Máquinas Eléctricas I(LAB)
Ing. W. Montalvo
BLOQUE C
Matemáticas AvanzadasIng. C. Cuichán
A25
Física ModernaFís. P. Núñez
A27
10:00 – 11:00Electrónica Analógica II
Ing. H. NúñezA27
Matemáticas AvanzadasIng. C. Cuichán
A27
Máquinas Eléctricas I(LAB)
Ing. W. MontalvoBLOQUE C
Matemáticas AvanzadasIng. C. Cuichán
A25
Física ModernaFís. P. Núñez
A27
11:00 – 12:00Física Moderna
Fís P. NúñezA27
Electrónica Analógica IIIng. H. Núñez
A27
Señales y SistemasIng. C. Cuichán
A27
Electrónica Analógica II(LAB)
Ing. H. NúñezBLOQUE C
Electrónica DigitalIng. C. Pillajo
A27
12:00 – 13:00Física ModernaFís. P. Núñez
A27
Electrónica Analógica IIIng. H. Núñez
A27
Señales y SistemasIng. C. Cuichán
A27
Electrónica Analógica II(LAB)
Ing. H. NúñezBLOQUE C
Electrónica DigitalIng. C. Pillajo
A27
8/18/2019 Ingenieria Electrónica Horario Periodo 48
18/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: QUINTO GRUPO 1 AULA: BLOQUE C, LAB. FÍSICA
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Física Moderna
(LAB)
LAB. FÍSICA
Electrónica Digital(LAB)
Ing. J. HerediaBLOQUE C
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
14:30 – 15:30Física Moderna
(LAB)
LAB. FÍSICA
Electrónica Digital(LAB)
Ing. J. HerediaBLOQUE C
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
15:30 – 16:30
16:30 – 17:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
19/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: QUINTO GRUPO 2 AULA: A28, LAB. FIS., BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Electrónica Digital
Ing. R. PérezA28
Electrónica Analógica II(LAB)
Ing. L. OñateBLOQUE C
Máquinas Eléctricas IIng. H. Núñez
A28
Electrónica DigitalIng. R. Pérez
A28
Máquinas Eléctricas IIng. H. Núñez
A28
8:00 – 9:00Electrónica Digital
Ing. R. PérezA28
Electrónica Analógica II(LAB)
Ing. L. OñateBLOQUE C
Máquinas Eléctricas IIng. H. Núñez
A28
Electrónica DigitalIng. R. Pérez
A28
Máquinas Eléctricas IIng. H. Núñez
A28
9:00 – 10:00Matemáticas Avanzadas
Ing. C. CuichánA28
Máquinas Eléctricas I(LAB)
Ing. W. Oñate
BLOQUE C
Señales y SistemasIng. C. Cuichán
A28
Física ModernaFís P. Núñez
A28
Matemáticas AvanzadasIng. C. Cuichán
A28
10:00 – 11:00Matemáticas Avanzadas
Ing. C. CuichánA28
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Señales y SistemasIng. C. Cuichán
A28
Física ModernaFís. P. Núñez
A28
Matemáticas AvanzadasIng. C. Cuichán
A28
11:00 – 12:00Electrónica Analógica II
Ing. L. OñateA28
Señales y SistemasIng. C. Cuichán
A28
Física ModernaFís. P. Núñez
A28
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Electrónica Analógica IIIng. L. Oñate
A28
12:00 – 13:00Electrónica Analógica II
Ing. L. OñateA28
Señales y SistemasIng. C. Cuichán
A28
Física ModernaFís. P. Núñez
A28
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Electrónica Analógica IIIng. L. Oñate
A28
8/18/2019 Ingenieria Electrónica Horario Periodo 48
20/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: QUINTO GRUPO 2 AULA: LAB. FIS., BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Electrónica Digital (LAB)
Ing. E. PeñaherreraBLOQUE C
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Física Moderna(LAB)
LAB. FÍSICA
14:30 – 15:30Electrónica Digital (LAB)
Ing. E. PeñaherreraBLOQUE C
Máquinas Eléctricas I(LAB)
Ing. W. OñateBLOQUE C
Física Moderna(LAB)
LAB. FÍSICA
15:30 – 16:30
16:30 – 17:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
21/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: QUINTO GRUPO 3 AULA: BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Máquinas Eléctricas I
(LAB)Ing. W. OñateBLOQUE C
8:00 – 9:00Máquinas Eléctricas I
(LAB)Ing. W. OñateBLOQUE C
9:00 – 10:00Máquinas Eléctricas I
(LAB)Ing. W. Oñate
BLOQUE C
10:00 – 11:00Máquinas Eléctricas I
(LAB)Ing. W. OñateBLOQUE C
11:00 – 12:00Máquinas Eléctricas I
(LAB)Ing. W. OñateBLOQUE C
12:00 – 13:00Máquinas Eléctricas I
(LAB)Ing. W. OñateBLOQUE C
8/18/2019 Ingenieria Electrónica Horario Periodo 48
22/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: QUINTO GRUPO 3 AULA: A2, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Máquinas Eléctricas I
Ing. W. MontalvoA2
Máquinas Eléctricas IIng. W. Montalvo
A2
14:30 – 15:30Máquinas Eléctricas I
Ing. W. MontalvoA2
Máquinas Eléctricas IIng. W. Montalvo
A2
15:30 – 16:30
16:30 – 17:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
23/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEXTO GRUPO 1 AULA: A28, A29, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Máquinas Eléctricas II
(LAB)Ing. H. NúñezBLOQUE C
Máquinas Eléctricas IIIng. H. Núñez
A29
Electrónica de PotenciaIng. R. Zapata
A29
Teoría del Control IIng. J. Figueroa
A29
SistemasMicroprocesados I
(LAB)Ing. R. PérezBLOQUE C
8:00 – 9:00Máquinas Eléctricas II
(LAB)Ing. H. NúñezBLOQUE C
Máquinas Eléctricas IIIng. H. Núñez
A29
Electrónica de PotenciaIng. R. Zapata
A29
Teoría del Control IIng. J. Figueroa
A29
SistemasMicroprocesados I
(LAB)Ing. R. PérezBLOQUE C
9:00 – 10:00Electrónica de Potencia
(LAB)
Ing. R. ZapataBLOQUE C
SistemasMicroprocesados I
Ing. R. PérezA29
Máquinas Eléctricas IIIng. H. Núñez
A29
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
Electrónica de PotenciaIng. R. Zapata
CECASIS
10:00 – 11:00Electrónica de Potencia
(LAB)Ing. R. ZapataBLOQUE C
SistemasMicroprocesados I
Ing. R. PérezA29
Máquinas Eléctricas IIIng. H. Núñez
A29
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
Electrónica de PotenciaIng. R. Zapata
CECASIS
11:00 – 12:00Teoría del Control I
Ing. J. FigueroaCECASIS
AutomatizaciónIndustrial IIng. J. CeliCECASIS
SistemasMicroprocesados I
Ing. R. PérezCECASIS
AutomatizaciónIndustrial IIng. J. Celi
A28
ticaLic. I. Jumbo
A29
12:00 – 13:00Teoría del Control I
Ing. J. Figueroa
CECASIS
AutomatizaciónIndustrial I
Ing. J. CeliCECASIS
SistemasMicroprocesados I
Ing. R. PérezCECASIS
AutomatizaciónIndustrial I
Ing. J. CeliA28
ticaLic. I. Jumbo
A29
8/18/2019 Ingenieria Electrónica Horario Periodo 48
24/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEXTO GRUPO 1 AULA: A29, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Electrónica de Potencia
(LAB)Ing. G. CaizaBLOQUE C
Electrónica de Potencia(LAB)
Ing. G. CaizaBLOQUE C
Máquinas Eléctricas II(LAB)
Ing. H. NúñezBLOQUE C
AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
14:30 – 15:30Electrónica de Potencia
(LAB)Ing. G. CaizaBLOQUE C
Electrónica de Potencia(LAB)
Ing. G. CaizaBLOQUE C
Máquinas Eléctricas II(LAB)
Ing. H. NúñezBLOQUE C
AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
15:30 – 16:30
16:30 – 17:30
17:30 – 18:30 AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
18:30 – 19:30 AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
8/18/2019 Ingenieria Electrónica Horario Periodo 48
25/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEXTO GRUPO 2 AULA: A21, 23, 25, 26, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00Sistemas Microprocesados I
(LAB)Ing. J. Figueroa
BLOQUE C
Máquinas Eléctricas IIIng. W. Taipe
A21
ticaLic. I. Jumbo
A23
Electrónica de Potencia I(LAB)
Ing. E. TorresBLOQUE C
Electrónica de Potencia IIng. E. Torres
CECASIS
8:00 – 9:00Sistemas Microprocesados I
(LAB)Ing. J. Figueroa
BLOQUE C
Máquinas Eléctricas IIIng. W. Taipe
A21
ticaLic. I. Jumbo
A23
Electrónica de Potencia I(LAB)
Ing. E. TorresBLOQUE C
Electrónica de Potencia IIng. E. Torres
CECASIS
9:00 – 10:00Teoría del Control I
Ing. H. NúñezCECASIS
Máquinas Eléctricas IIIng. W. Taipe
A26
SistemasMicroprocesados I
Ing. J. Figueroa
CECASIS
AutomatizaciónIndustrial IIng. J. Celi
A22
10:00 – 11:00Teoría del Control I
Ing. H. NúñezCECASIS
Máquinas Eléctricas IIIng. W. Taipe
A26
SistemasMicroprocesados I
Ing. J. FigueroaCECASIS
AutomatizaciónIndustrial IIng. J. Celi
A22
11:00 – 12:00Automatización Industrial I
Ing. J. CeliCECASIS
Electrónica de PotenciaIng. E. Torres
A21
Teoría del Control IIng. H. Núñez
A25
AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
SistemasMicroprocesados I
Ing. J. FigueroaA25
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
12:00 – 13:00Automatización Industrial I
Ing. J. CeliCECASIS
Electrónica de PotenciaIng. E. Torres
A21
Teoría del Control IIng. H. Núñez
A25
AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
SistemasMicroprocesados I
Ing. J. FigueroaA25
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
8/18/2019 Ingenieria Electrónica Horario Periodo 48
26/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEXTO GRUPO 2 AULA: A21, 23, 25, 26, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 – 14:30Electrónica de Potencia I
(LAB)Ing. G. CaizaBLOQUE C
AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
14:30 – 15:30Electrónica de Potencia I
(LAB)Ing. G. CaizaBLOQUE C
AutomatizaciónIndustrial I (LAB)
Ing. R. ZapataBLOQUE C
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
15:30 – 16:30Electrónica de Potencia I
(LAB)Ing. G. CaizaBLOQUE C
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
16:30 – 17:30Electrónica de Potencia I
(LAB)Ing. G. CaizaBLOQUE C
Máquinas Eléctricas II(LAB)
Ing. W. OñateBLOQUE C
8/18/2019 Ingenieria Electrónica Horario Periodo 48
27/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEPTIMO GRUPO 1 AULA: A30, A31, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Comunicaciones (SI)Ing. W. Taipe
A30
Automatizaciónindustrial II
Ing. L. SotomayorA30
SistemasMicroprocesados II
(LAB)Ing. G. CaizaBLOQUE C
Teoría del Control IIIng. V. Narváez
A30
Comunicaciones (SI)Ing. W. Taipe
A30
8:00 – 9:00 Comunicaciones (SI)Ing. W. Taipe
A30
AutomatizaciónIndustrial II
Ing. L. SotomayorA30
SistemasMicroprocesados II
(LAB)Ing. G. CaizaBLOQUE C
Teoría del Control IIIng. V. Narváez
A30
Comunicaciones (SI)Ing. W. Taipe
A30
9:00 – 10:00 Redes de Computadores I
Ing. V. SoriaA30
Circ. Dig. Avan. (SI)
Ing. M. TipánA30
Automatizaciónindustrial II
Ing. L. SotomayorCECASIS
Redes de ComputadoresI
Ing. V. SoriaA30
Teoría del Control II
Ing. V. NarváezA30
10:00 – 11:00 Redes de Computadores IIng. V. Soria
A30
Circ. Dig. Avan. (SI)Ing. M. Tipán
A30
Automatizaciónindustrial II
Ing. L. SotomayorCECASIS
Redes de ComputadoresI
Ing. V. SoriaA30
Teoría del Control IIIng. V. Narváez
A30
11:00 – 12:00Sistemas Microprocesados
IIIng. R. Pérez
A30
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
Circ. Dig. Avan. (SI)Ing. M. Tipán
A30
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
SistemasMicroprocesados II
Ing. R. PérezCECASIS
12:00 – 13:00Sistemas Microprocesados
II
Ing. R. PérezA30
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
Circ. Dig. Avan. (SI)
Ing. M. TipánA30
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
SistemasMicroprocesados II
Ing. R. PérezCECASIS
8/18/2019 Ingenieria Electrónica Horario Periodo 48
28/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEPTIMO GRUPO 1 AULA: A30, A31, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30
Comunicaciones (SI)(LAB)
Ing. R. ZapataBLOQUE C
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
Comunicaciones (SI)(LAB)
Ing. R. ZapataBLOQUE C
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
Teoría de Control II(LAB)
Ing. J. BucheliBLOQUE C
14:30 - 15:30
Comunicaciones (SI)(LAB)
Ing. R. ZapataBLOQUE C
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
Comunicaciones (SI)(LAB)
Ing. R. ZapataBLOQUE C
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
Teoría de Control II(LAB)
Ing. J. BucheliBLOQUE C
15:30 - 16:30
Circ. Dig. Avan. (SI)(LAB)
Ing. J. HerediaBLOQUE C
16:30 - 17:30
Circ. Dig. Avan. (SI)(LAB)
Ing. J. HerediaBLOQUE C
17:30 - 18:30
18:30 - 19:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
29/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEPTIMO GRUPO 2 AULA: A31, G4, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Teoría del Control IIIng. V. Narváez
A31
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
Teoría del Control IIIng. V. Narváez
A31
Automatizaciónindustrial II
Ing. L. SotomayorA31
SistemasMicroprocesados
IIIng. J. Figueroa
A31
8:00 – 9:00 Teoría del Control IIIng. V. Narváez
A31
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
Teoría del Control IIIng. V. Narváez
A31
Automatizaciónindustrial II
Ing. L. SotomayorA31
SistemasMicroprocesados II
Ing. J. FigueroaA31
9:00 – 10:00 Redes de Computadores IIng. V. Soria
A31
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
SistemasMicroprocesados II
Ing. J. FigueroaCECASIS
Redes de ComputadoresI
Ing. V. SoriaA29
Comunic. Digit (Tel)Ing. M. Tipán
G4
10:00 – 11:00 Redes de Computadores IIng. V. Soria
A31
AutomatizaciónIndustrial II (LAB)
Ing. R. ZapataBLOQUE C
SistemasMicroprocesados II
Ing. J. FigueroaCECASIS
Redes de ComputadoresI
Ing. V. SoriaA29
Comunic. Digit (Tel)Ing. M. Tipán
G4
11:00 – 12:00 Automatización industrial IIIng. L. Sotomayor
CECASIS
Comunic. Digit (Tel)Ing. M. Tipán
G4
Teor Elect II (tel)Ing. J. Pazmiño
G4
Teor Elect II (tel)Ing. J. Pazmiño
G4
Automatizaciónindustrial II
Ing. L. SotomayorA31
12:00 – 13:00Automatización industrial II
Ing. L. Sotomayor
CECASIS
Comunic. Digit (Tel)Ing. M. Tipán
G4
Teor Elect II (tel)Ing. J. Pazmiño
G4
Teor Elect II (tel)Ing. J. Pazmiño
G4
Automatizaciónindustrial II
Ing. L. Sotomayor
A31
8/18/2019 Ingenieria Electrónica Horario Periodo 48
30/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: SEPTIMO GRUPO 2 AULA: A31, G4, BLOQUE C, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30
Teoría de Control II(LAB)
Ing. J. BucheliBLOQUE C
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
SistemasMicroprocesados II
(LAB)Ing. G. CaizaBLOQUE C
14:30 - 15:30
Teoría de Control II(LAB)
Ing. J. BucheliBLOQUE C
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
Redes de ComputadoresI (LAB)
Ing. G. JácomeCISCO
SistemasMicroprocesados II
(LAB)Ing. G. CaizaBLOQUE C
15:30 - 16:30
Circ. Dig.. (TEL)(LAB)
Ing. A. MorenoBLOQUE C
16:30 - 17:30
Circ. Dig.. (TEL)(LAB)
Ing. A. MorenoBLOQUE C
17:30 - 18:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
31/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: OCTAVO GRUPO 1 AULA: A31, A32, A33, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Gestión Empresarial ILic. E. Marcillo
A32
Gestión Empresarial ILic. E. Marcillo
A32
Redes de ComputadorasII
Ing. J. BarreraA32
Sensores y Transd(SI)Ing. L. Sotomayor
A31
Instrumentación (SI)Ing. L. Sotomayor
A32
8:00 – 9:00 Gestión Empresarial ILic. E. Marcillo
A32
Gestión Empresarial ILic. E. Marcillo
A32
Redes de ComputadorasII
Ing. J. BarreraA32
Sensores y Transd(SI)Ing. L. Sotomayor
A31
Instrumentación (SI)Ing. L. Sotomayor
A32
9:00 – 10:00Instrumentación (SI)
(LAB)Ing. L. Sotomayor
BLOQUE C
Sensores y Trans (SI)Ing. L. Sotomayor
A31
Redes de ComputadoresII (LAB)
Ing. G. Jácome
CISCO
Redes de ComputadoresII (LAB)
Ing. J. Pazmiño
CISCO
Electiva I (SI)Ing. C. Carranco
A32
10:00 – 11:00Instrumentación (SI)
(LAB)Ing. L. Sotomayor
BLOQUE C
Sensores y Trans (SI)Ing. L. Sotomayor
A31
Redes de ComputadoresII (LAB)
Ing. G. JácomeCISCO
Redes de ComputadoresII (LAB)
Ing. J. PazmiñoCISCO
Electiva I (SI)Ing. C. Carranco
A32
11:00 – 12:00 Teoría del Control IIIIng. V. Narváez
A33
Electiva I (SI)Ing. C. Carranco
A31
Instrumentación (SI)Ing. L. Sotomayor
A32
Teoría del Control IIIIng. V. Narváez
A31
Redes de ComputadorasII
Ing. J. BarreraA32
12:00 – 13:00 Teoría del Control IIIIng. V. Narváez
A33
Electiva I (SI)Ing. C. Carranco
A31
Instrumentación (SI)Ing. L. Sotomayor
A32
Teoría del Control IIIIng. V. Narváez
A31
Redes de ComputadorasII
Ing. J. BarreraA32
8/18/2019 Ingenieria Electrónica Horario Periodo 48
32/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: OCTAVO GRUPO 1 AULA: A31, A32, A33, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30
Sensores y Transductores(LAB)
Ing. L. SotomayorBLOQUE C
Teoría de Control III(LAB)
Ing. J. BucheliBLOQUE C
Sensores y Transductores(LAB)
Ing. L. SotomayorBLOQUE C
Electiva I (SI) (LAB)Ing. C. Carranco
BLOQUE C
14:30 - 15:30
Sensores y Transductores(LAB)
Ing. L. SotomayorBLOQUE C
Teoría de Control III(LAB)
Ing. J. BucheliBLOQUE C
Sensores y Transductores(LAB)
Ing. L. SotomayorBLOQUE C
Electiva I (SI) (LAB)Ing. C. Carranco
BLOQUE C
15:30 - 16:30Electiva I (SI) (LAB)
Ing. C. CarrancoBLOQUE C
16:30 - 17:30Electiva I (SI) (LAB)
Ing. C. CarrancoBLOQUE C
17:30 - 18:30
18:30 - 19:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
33/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: OCTAVO GRUPO 2 AULA: A25, A27, A32, A33, G4, G5, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Propagación (Tel)Ing. C. Cuichán
G4
Electiva I(ComunicacionesSatelitales) (Tel)Ing. Milton Tipán
G5
Electiva I(ComunicacionesSatelitales) (Tel)Ing. Milton Tipán
G5
Propagación (Tel)Ing. C. Cuichán
G4
Propagación (Tel)Ing. C. Cuichán
G4
8:00 – 9:00 Propagación (Tel)Ing. C. Cuichán
G4
Electiva I(ComunicacionesSatelitales) (Tel)Ing. Milton Tipán
G5
Electiva I(ComunicacionesSatelitales) (Tel)Ing. Milton Tipán
G5
Propagación (Tel)Ing. C. Cuichán
G4
Propagación (Tel)Ing. C. Cuichán
G4
9:00 – 10:00 Gestión Empresarial ILic. E. Marcillo
A32
Antenas (Tel)Ing. V. Soria
G5
Redes de ComputadorasII
Ing. J. BarreraA27
Propagación (Tel)Ing. A. Moreno
BLOQUE C
Redes de ComputadorasII
Ing. J. BarreraA25
10:00 – 11:00 Gestión Empresarial ILic. E. Marcillo
A32
Antenas (Tel)Ing. V. Soria
G5
Redes de ComputadorasII
Ing. J. BarreraA27
Propagación (Tel)Ing. A. Moreno
BLOQUE C
Redes de ComputadorasII
Ing. J. BarreraA25
11:00 – 12:00 Antenas (Tel)Ing. V. Soria
G4
Gestión Empresarial ILic. E. Marcillo
A32
Teoría del Control IIIIng. V. Narváez
A33
Propagación (Tel)Ing. C. Cuichán
BLOQUE C
Teoría del Control IIIIng. V. Narváez
A33
12:00 – 13:00 Antenas (Tel)Ing. V. Soria
G4
Gestión Empresarial ILic. E. Marcillo
A32
Teoría del Control IIIIng. V. Narváez
A33
Propagación (Tel)Ing. C. Cuichán
BLOQUE C
Teoría del Control IIIIng. V. Narváez
A33
8/18/2019 Ingenieria Electrónica Horario Periodo 48
34/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: OCTAVO GRUPO 2 AULA: A32, A33, G4, G5, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30Antenas (LAB)Ing. J. Pazmiño
BLOQUE C
Teoría de Control III(LAB)
Ing. J. BucheliBLOQUE C
Redes de ComputadoresII (LAB)
Ing. J. PazmiñoCISCO
Redes de ComputadoresII (LAB)
Ing. J. PazmiñoCISCO
14:30 - 15:30Antenas (LAB)Ing. J. Pazmiño
BLOQUE C
Teoría de Control III(LAB)
Ing. J. BucheliBLOQUE C
Redes de ComputadoresII (LAB)
Ing. J. PazmiñoCISCO
Redes de ComputadoresII (LAB)
Ing. J. PazmiñoCISCO
15:30 - 16:30
16:30 - 17:30
17:30 - 18:30
18:30 - 19:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
35/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: NOVENO GRUPO 1 AULA: A29, A30, A31, A33, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Proc, Digital de SeñalesIng. L. Oñate
CECASIS
Redes de ComputadoresIII
Ing. R. PérezA33
Electiva II (SI)Ing. J. CeliCECASIS
Electiva II (LAB)Ing. J. BucheliBLOQUE C
Informática IndustrialIng. J. Celi
A29
8:00 – 9:00 Proc, Digital de SeñalesIng. L. Oñate
CECASIS
Redes de ComputadoresIII
Ing. R. PérezA33
Electiva II (SI)Ing. J. CeliCECASIS
Electiva II (LAB)Ing. J. BucheliBLOQUE C
Informática IndustrialIng. J. Celi
A29
9:00 – 10:00 Informática IndustrialIng. J. Celi
A29
Electiva II (SI)Ing. J. Celi
A33
Administración de proyectosLic. J. Díaz
A31
Informática IndustrialIng. J. CeliCECASIS
Redes de ComputadoresIII (LAB)
Ing. R. Pérez
BLOQUE C
10:00 – 11:00 Informática IndustrialIng. J. Celi
A29
Electiva II (SI)Ing. J. Celi
A33
Administración de proyectosLic. J. Díaz
A31
Informática IndustrialIng. J. CeliCECASIS
Redes de ComputadoresIII (LAB)
Ing. R. PérezBLOQUE C
11:00 – 12:00 Gestión Empresarial IILic. E. Marcillo
A29
Administración de proyectosLic. J. Díaz
A33
Proc, Digital de SeñalesIng. L. Oñate
A31
Gestión Empresarial IILic. E. Marcillo
A30
12:00 – 13:00 Gestión Empresarial IILic. E. Marcillo
A29
Administración de proyectosLic. J. Díaz
A33
Proc, Digital de SeñalesIng. L. Oñate
A31
Gestión Empresarial IILic. E. Marcillo
A30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
36/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: NOVENO GRUPO 1 AULA: A29, A30, A31, A33, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30
Proc, Digital de Señales(LAB)
Ing. Luis OñateBLOQUE C
Redes de ComputadoresIII (LAB)
Ing. R. PérezMPS
Electiva II (LAB)Ing. J. Celi
BLOQUE C
14:30 - 15:30
Proc, Digital de Señales(LAB)
Ing. Luis OñateBLOQUE C
Redes de ComputadoresIII (LAB)
Ing. R. PérezMPS
Electiva II (LAB)Ing. J. Celi
BLOQUE C
15:30 - 16:30Electiva II (LAB)
Ing. J. CeliBLOQUE C
Electiva II (LAB)Ing. J. Figueroa
BLOQUE C
16:30 - 17:30Electiva II (LAB)
Ing. J. CeliBLOQUE C
Electiva II (LAB)Ing. J. Figueroa
BLOQUE C
17:30 - 18:30
18:30 - 19:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
37/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: NOVENO GRUPO 2 AULA: A21, A23, A24, A29, G4, G5, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Medios de TransmisiónIng. Germán Arévalo
G5
Gestión Empresarial IILic. Jorge Díaz
A31
Administración de proyectos
Lic. Enith MarcilloA21
Administración de proyectos
Lic. Enith MarcilloA24
Electiva II (SeguridadRedes) (Tel)
Ing. Jhonny BarreraG5
8:00 – 9:00 Medios de TransmisiónIng. Germán Arévalo
G5
Gestión Empresarial IILic. Jorge Díaz
A31
Administración de proyectos
Lic. Enith MarcilloA21
Administración de proyectos
Lic. Enith MarcilloA24
Electiva II (SeguridadRedes) (Tel)
Ing. Jhonny BarreraG5
9:00 – 10:00Electiva II (Seguridad
Redes) (Tel)Ing. Jhonny Barrera
G5
Medios de TransmisiónIng. Germán Arévalo
G4
Proc, Digital de SeñalesIng. L. Oñate
A32
Medios de TransmisiónIng. Germán Arévalo
G5
10:00 – 11:00Electiva II (Seguridad
Redes) (Tel)Ing. Jhonny Barrera
G5
Medios de TransmisiónIng. Germán Arévalo
G4
Proc, Digital de SeñalesIng. L. Oñate
A32
Medios de TransmisiónIng. Germán Arévalo
G5
11:00 – 12:00 Proc, Digital de SeñalesIng. L. Oñate
CECASIS
Redes de ComunicaciónIng. Verónica Soria
G5
Redes de ComunicaciónIng. Verónica Soria
G5
Gestión Empresarial IILic. Jorge Díaz
A23
12:00 – 13:00 Proc, Digital de SeñalesIng. L. Oñate
CECASIS
Redes de ComunicaciónIng. Verónica Soria
G5
Redes de ComunicaciónIng. Verónica Soria
G5
Gestión Empresarial IILic. Jorge Díaz
A23
8/18/2019 Ingenieria Electrónica Horario Periodo 48
38/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: NOVENO GRUPO 2 AULA: A21, A23, A24, A29, G5, G6, CECASIS
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30
Medios de Transmisión(LAB)
Ing. M. TipánBLOQUE C
Medios de Transmisión(LAB)
Ing. M. TipánBLOQUE C
14:30 - 15:30
Medios de Transmisión(LAB)
Ing. M. TipánBLOQUE C
Medios de Transmisión(LAB)
Ing. M. TipánBLOQUE C
15:30 - 16:30
Proc, Digital de Señales(LAB)
Ing. L. OñateBLOQUE C
16:30 - 17:30
Proc, Digital de Señales(LAB)
Ing. L. OñateBLOQUE C
17:30 - 18:30
18:30 - 19:30
8/18/2019 Ingenieria Electrónica Horario Periodo 48
39/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: DECIMO GRUPO 1 AULA: A22, A28, A30, A31, A33, G4, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 ProyectosIng. E. Torres
A29
Teoría del Diseño (LAB)Ing. L. Casanova
BLOQUE C
ProyectosIng. E. Torres
A33
Teoría del DiseñoIng. L. Casanova
A22
Electiva III (SI) (LAB)Ing. C. Carranco
BLOQUE C
8:00 – 9:00 ProyectosIng. E. Torres
A29
Teoría del Diseño (LAB)Ing. L. Casanova
BLOQUE C
ProyectosIng. E. Torres
A33
Teoría del DiseñoIng. L. Casanova
A22
Electiva III (SI) (LAB)Ing. C. Carranco
BLOQUE C
9:00 – 10:00 Electiva III (SI)Ing. C. Carranco
G4
Energía y MedioAmbiente
Ing. W. TaipeA28
Teoría del DiseñoIng. L. Casanova
A33
Circui. Eléctr. Industrial(LAB)
Ing. G. CaizaBLOQUE C
Energía y MedioAmbiente
Ing. W. TaipeA31
10:00 – 11:00 Electiva III (SI)Ing. C. Carranco
G4
Energía y MedioAmbiente
Ing. W. TaipeA28
Teoría del DiseñoIng. L. Casanova
A33
Circui. Eléctr. Industrial(LAB)
Ing. G. CaizaBLOQUE C
Energía y MedioAmbiente
Ing. W. TaipeA31
11:00 – 12:00Circuitos Eléctricos
IndustrialesIng. E. Torres
CECASIS
DeontologíaLic. I. Jumbo
A30
Circuitos EléctricosIndustriales
Ing. E. TorresCECASIS
Teoría del Diseño(LAB)
Ing. J. FigueroaBLOQUE C
Electiva III (SI)Ing. C.Carranco
G4
12:00 – 13:00Circuitos Eléctricos
IndustrialesIng. E. Torres
CECASIS
DeontologíaLic. I. Jumbo
A30
Circuitos EléctricosIndustriales
Ing. E. TorresCECASIS
Teoría del Diseño(LAB)
Ing. J. FigueroaBLOQUE C
Electiva III (SI)Ing. C.Carranco
G4
8/18/2019 Ingenieria Electrónica Horario Periodo 48
40/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: DECIMO GRUPO 1 AULA: A22, A28, A30, A31, A33, G4, CECASIS, BLOQUE C
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
13:30 - 14:30Electiva III (SI) (LAB)
Ing. C. CarrancoBLOQUE C
Teoría del Diseño (LAB)Ing. D. JarrínBLOQUE C
Circui. Eléctr. Industrial(LAB)
Ing. G. CaizaBLOQUE C
14:30 - 15:30Electiva III (SI) (LAB)
Ing. C. CarrancoBLOQUE C
Teoría del Diseño (LAB)Ing. D. JarrínBLOQUE C
Circui. Eléctr. Industrial(LAB)
Ing. G. CaizaBLOQUE C
15:30 - 16:30
16:30 - 17:30
17:30 - 18:30
Circui. Eléctr. Industrial(LAB)
Ing. G. CaizaBLOQUE C
18:30 - 19:30
Circui. Eléctr. Industrial(LAB)
Ing. G. CaizaBLOQUE C
8/18/2019 Ingenieria Electrónica Horario Periodo 48
41/41
UNIVERSIDAD POLITÉCNICA SALESIANA - Periodo 48CARRERA DE INGENIERÍA ELECTRÓNICA – Sede Quito – Campus: Sur
Nota:1.
Los casilleros grises indican las horas de laboratorio que están fuera de horario de las asignaturas.2.
No se realizarán cambios de grupos en los laboratorios.3.
En base al Art. 54 y Resolución N° 001-01-2015-01-21: Establece como requisito obligatorio la suficiencia de la lengua extranjera para obtener matrícula en los niveles, estereglamento se irá aplicando paulatinamente.
NIVEL/GRUPO: DECIMO GRUPO 2 AULA: A23, A24, A33, G4, G5, CISCO
HORA LUNES MARTES MIÉRCOLES JUEVES VIERNES SABADO
7:00 – 8:00 Taller de comunicacionesIng. L. Casanova
A33
DeontologíaLic. X. Solís
G4
ProyectosLic. J. Díaz
A24
Taller decomunicacionesIng. L. Casanova
A33
8:00 – 9:00 Taller de comunicacionesIng. L. Casanova
A33
DeontologíaLic. X. Solís
G4
ProyectosLic. J. Díaz
A24
Taller decomunicacionesIng. L. Casanova
A33
9:00 – 10:00 ProyectosLic. J. Díaz
A23
Energía y Medioambiente
Ing. E. TorresA32
Redes InalámbricasIng. V. Soria
G5
Energía y Medioambiente
Ing. E. TorresA33
10:00 – 11:00 ProyectosLic. J. Díaz
A23
Energía y Medioambiente
Ing. E. TorresA32
Redes InalámbricasIng. V. Soria
G5
Energía y Medioambiente
Ing. E. TorresA33
11:00 – 12:00 Electiva III (Voz sobre IP)Ing. J. Domínguez
CISCO
Redes InalámbricasIng. V. Soria
G5
Electiva III (Voz sobreIP)
Ing. J. DomínguezCISCO
Redes InalámbricasIng. V. Soria
G5
12:00 – 13:00 Electiva III (Voz sobre IP)Ing. J. Domínguez
CISCO
Redes InalámbricasIng. V. Soria
G5
Electiva III (Voz sobreIP)
Ing. J. DomínguezCISCO
Redes InalámbricasIng. V. Soria
G5