6
 INSITUTO TECNOLOGICO DE LA LAGUNA Departamento Metal-Mecánica Ingeniería Mecatrónica ELECTRÓNICA DIGITAL Edgar Guadalupe Pinales Valdez No. Control: 12130765  Jess Gerardo Vie s!a Ji"#nez No Control: 121307$5 %ar!o &ntonio Esparza 'alas No Control: 1213073$ (i!ardo )o!a No Control: 13130210 %arisol *ern+ndez Na,a No Control: 121307-- ngel %artin %+r/uez &guirre No Control 121307$- ng. Juan de ios Enr/uez Nez No,ie"4re201$ P(&C) C&  8P 89P  J 

Práctica 8 FlipFlop JK

Embed Size (px)

DESCRIPTION

practica electronica digital flip flop jk

Citation preview

Flip Flo

INSITUTO TECNOLOGICO DE LA LAGUNADepartamento Metal-MecnicaIngeniera Mecatrnica

ELECTRNICA DIGITAL

Edgar Guadalupe Pinales ValdezNo. Control: 12130765Jess Gerardo Viesca JimnezNo Control: 12130745Marco Antonio Esparza SalasNo Control: 12130734Ricardo TocaNo Control: 13130210Marisol Hernndez NavaNo Control: 12130799ngel Martin Mrquez Aguirre No Control 12130749

Ing. Juan de Dios Enrquez NezNoviembre/2014

ObjetivoAprender el uso del flip flop JK y disear un circuito lgico que realice un conteo sin secuencia.

Marco tericoFlip Flop JK

El "flip-flop" J-K, es el ms verstil de losflip-flopsbsicos. Tiene el carcter de seguimiento de entrada delflip-flop D sincronizado, pero tiene dos entradas, denominadas tradicionalmente J y K. Si J y K son diferentes, la salida Q toma el valor de J durante la subida del siguiente pulso de sincronismo.

Si J y K son ambos low (bajo), entonces no se produce cambio alguno. Si J y K son ambos high (alto), entonces en la siguiente subida de clock la salida cambiar de estado. Puede realizar las funciones delflip-flop set/resety tiene la ventaja de que no hay estados ambiguos. Puede actuar tambien como unflip-flop Tpara conseguir la accin de permutacin en la salida, si se conectan entre s las entradas J y K. Esta aplicacin de permutar el estado, encuentra un uso extensivo en los contadores binarios.

Configuracin de un CI 7473

Diagramas o Circuitos

Clculos de Diseo

Diagrama de Secuencia000010111100011

Tabla de Estados

Resultados

Como se vio la configuracin de un circuito integrado de flip-flop JK tiene dos de los mismos por cada compuerta, por lo que para realizar la prctica solo se usaron dos compuertas para las salidas A, B y C, con sus complementos respectivamente. Con los clculos realizados para esta prctica todo se volvi ms sencillo debido a que no se estaba haciendo aleatoriamente para obtener los nmeros deseados en la secuencia no consecutiva.

Conclusiones

La prctica nos ayud a ver cmo funcionaba un circuito sncrono, en el que la entrada de reloj era la misma para cada flip-flop, o en su caso la onda cuadrada. Al principio fue fcil su conexin debido a que al primer intento sali pero despus al comprobarla notamos que algo no funcionaba por lo que siempre es recomendable cambiar los cables en este tipo de casos.Fue una prctica muy til e interesante.

Hoja1Estados ActualesEstados PrximosCBAC+B+A+JcKcJbKbJaKa0001001X0X0X001---XXXXXX0100110XX01X0110000XX1X1100111X01X1X101---XXXXXX110---XXXXXX111010X1X0X1