Implementación física y verificación de un cabezal de
recepción para el estándar IEEE 802.15.4 en tecnología CMOS
0.18 µmTITULACIÓN: MÁSTER EN TECNOLOGÍAS DE TELECOMUNICACIÓNAUTOR: SERGIO MATEOS ANGULOTUTORES: DR. D. FRANCISCO JAVIER DEL PINO SUÁREZ
DR. D. SUNIL LALCHAND KHEMCHANDANI
2
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
3
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
4
IntroducciónRedes de sensores
Demanda: Dispositivos de bajo coste y larga vida útilPropósito: Monitorizar condiciones físicasVentajas: Despliegue rápido sin necesidad de largas longitudes de cable, alta flexibilidad
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
5
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
6
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
7
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
8
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
RF2,4 GHz
BandaBase
9
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
RF2,4 GHz
BandaBase
10
IntroducciónReceptor Cero-IF
Ventajas: Simplicidad, evita el problema de frecuencia imagen, menor coste en área
Desventajas: DC offset, fugas del LO, asimetría I/Q, distorsión de 2º orden, ruido flicker
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
11
IntroducciónReceptor Low-IF
Ventajas: Simple, se minimizan los problemas de DC offset y ruido flicker
Desventajas: Frecuencia imagen
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
12
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Low-IF
13
Cabezal de recepción diseñado Low-IF
LNA
TIA
TIA
PGA
PGA
I
Q
Rx
Cabezal derec epc ión
Filtro polifásic o
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
14
Introducción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
ComRADDiseño de circuitos de comunicaciones para alta radiación
ambientalTEC2015-71072-C3-1-R (MINECO/FEDER)
15
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
16
Objetivos
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Obtener el layout de un cabezal de recepción basado en la arquitectura low-IF para el estándar IEEE 802.15.4.
Tecnología UMC 0.18 µm
Herramienta de diseño
Simulaciones (Dynamic Link)
17
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
18
Amplificador de bajo ruido
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Función: Amplificar y adaptar la señal de RF entrante aportando el mínimo ruido
Adaptación a la entrada a 50Ω
Figura de ruido
Ganancia
Linealidad
19
Amplificador de bajo ruido
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
V c
Ld
C d
Ls
C e x
L g
M1
M2
C cR F in
V c tr
20
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
21
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Función: Desplazar la señal de RF de entrada a la frecuencia IF deseada
Frecuencia de RF : 2.4 GHz
Frecuencia de IF : 2.5 MHz
Frecuencia de OL : 2.3975 GHz
Frecuencia IF = Frecuencia RF ± Frecuencia LO
22
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
LO -
LO -
LO -
LO -
LO +
LO +
LO +
LO +
I +
I -
Q +
Q -
C b p
23
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
24
Amplificador de transimpedancia
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Función: Amplificar la señal de corriente de entrada y proporcionar una señal de tensión en la salida
Compensa la ausencia de ganancia del mezclador
Dos TIAs: Uno para la rama I y otro para la Q
25
Amplificador de transimpedancia
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
R 1
R 1
R 2
R 2
C
C
O ut +
O ut -
RR
RRR12
21ef
26
Amplificador de transimpedancia
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
R 1
R 1
R 2
R 2
C
C
O ut +
O ut -
O UT
IN
Vdd
M1P M2P
M1N M2N
SW 1 SW 2
27
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
28
Proceso de diseñoPasar los esquemáticos a Cadence
Realizar el diseño a nivel de layout
Comprobar las reglas de diseño (DRC)
Comparación layout vs schematic
Extraído de R y C
Simulaciones
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
29
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
30
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
31
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
2
1REFout I
(W/L)(W/L)=I
32
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
2
1REFout I
(W/L)(W/L)=I
33
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
2
1REFout I
(W/L)(W/L)=I
34
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
35
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
36
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
37
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
38
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
39
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
40
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
41
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
42
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Resistencias parásitas
43
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Capacidades parásitas
44
LNA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
LC21=f0
45
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
46
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
47
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Frecuencia [MHz] Ganancia [dB] NF [dB]
2.5 44.7 10.3
48
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
49
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
50
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
51
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
52
Mezclador
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Frecuencia [MHz] Ganancia [dB] NF [dB]
2.5 44.3 10.7
53
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
54
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
55
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
56
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Frecuencia [MHz] Ganancia [dB] NF [dB]
2.5 44.7 10.3
57
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
58
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
59
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
60
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
61
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
62
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
63
TIA
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Frecuencia [MHz] Ganancia [dB] NF [dB]
2.5 44.3 10.6
64
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
65
Cabezal de recepción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
66
Cabezal de recepción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
67
Cabezal de recepción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
68
Cabezal de recepción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
69
Cabezal de recepción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
70
Cabezal de recepción
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
71
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
72
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
73
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
NF y ganancia para toda la banda
74
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
NF para un canal
75
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Ganancia del LNA [dB]
Ganancia del TIA [dB]
Ganancia del Receptor
[dB]
NF del Receptor
[dB]
4 1 5.7 43
18 1 21 28
4 24 29 25
18 24 44.7 10.3
Distintos modos de ganancia (Esquemático)
76
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Ganancia del LNA [dB]
Ganancia del TIA [dB]
Ganancia del Receptor
[dB]
NF del Receptor
[dB]
2.6 1 3.8 45
17.2 1 19 30
2.6 24 27.4 26.7
17.2 24 42.7 12
Distintos modos de ganancia (Post-layout)
77
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Respuesta en frecuencia
78
Resultados de simulación
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
Adaptación de entrada
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
79
Resultados de simulaciónEsquemático Post-layout
Linealidad
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
80
Resultados de simulación
mW 4.334=Ptotal
𝑃 𝐿𝑁𝐴=3.06𝑚𝑊 𝑃𝑇𝐼𝐴=0.084𝑚𝑊𝑃 𝑓𝑖𝑙𝑡𝑒𝑟=1.19𝑚𝑊
Consumo de potencia
81
ÍndiceoIntroducción
oObjetivos
oArquitectura del cabezal de recepcióno Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)
oDiseño a nivel de layouto Proceso de diseñoo Amplificador de bajo ruido (LNA)o Mezcladoro Amplificador de transimpedancia (TIA)o Cabezal de recepción
oResultados de simulación
oConclusiones y líneas futuras
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
BLOQUE 1
BLOQUE 2
BLOQUE 3
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
82
ConclusionesObtener el layout de un cabezal de recepción basado en la arquitectura low-IF para el estándar IEEE 802.15.4.
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
83
ConclusionesParámetros Especificaciones
Resultados del esquemático
Resultados post-layout
Consumo de potencia [mW] El menor posible 4.334 4.334
Ganancia del receptor [dB] >30 (FE1) 44.7 (FE) 42.7
Variación de ganancia [dB] 65 (FE1 + BB2) 39 (FE) 38.9
NF [dB] <15.5 10.3 12Rechazo imagen [dBc] >20 34 34
IIP3 [dBm] >-32 para máxima ganancia 0 para máxima ganancia2.5 para máxima
ganancia
Sensibilidad [dB] -85 -85 -85
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
84
Conclusiones
Referencia
[2](LNA+MIX+TIA+PGA)
[1](LNA+MIX)
[4](LNA+MIX+PG
A)
Este trabajo:Esquemático(LNA+MIX+
TIA)
Este trabajo:Post-Layout(LNA+MIX+
TIA)
Tecnología CMOS [μm]
0.18 0.18 0.18 0.18 0.18
Ganancia [dB] 86 30 - 44.7 42.7
NF [dB] 8.5 7.3 <10 10.3 12
IIP3 [dBm] -8 -8 >-15 0 2.5
Consumo de potencia [mW]
12.63 6.3 10.8 4.334 4.334
IMPLEMENTACIÓN FÍSICA Y VERIFICACIÓN DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM
85
Conclusiones
DISEÑO DE UN CABEZAL DE RECEPCIÓN PARA EL ESTÁNDAR IEEE 802.15.4 EN TECNOLOGÍA CMOS 0.18 UM 86
Líneas futurasLíneas futuras
Diseño del resto de circuitos
Layout del resto del transceptor
Análisis del efecto de la radiación
Fabricación y mediciones
Implementación física y verificación de un cabezal de
recepción para el estándar IEEE 802.15.4 en tecnología CMOS
0.18 µmTITULACIÓN: MÁSTER EN TECNOLOGÍAS DE TELECOMUNICACIÓNAUTOR: SERGIO MATEOS ANGULOTUTORES: DR. D. FRANCISCO JAVIER DEL PINO SUÁREZ
DR. D. SUNIL LALCHAND KHEMCHANDANI