8
RELOJ DIGITAL Integrantes: INTEGRANTES: Analco Bedolla Víctor Hugo Cardenas Hernandez Jorge Alberto

Reloj digital

Embed Size (px)

Citation preview

Page 1: Reloj digital

RELOJ DIGITAL

Integrantes:

INTEGRANTES:Analco Bedolla Víctor Hugo

Cardenas Hernandez Jorge Alberto

Page 2: Reloj digital

Objetivo

• Implementar un circuito que pueda funcionar como un reloj digital en formato de 12 horas con segundos minutos y horas. Los cuales en los segundos y minutos se mostrará un conteo de 0 a 59 mientras que en las horas será de 1 a 12.

Material• Cable para protoboard• Resistencias 330 Ω• Resistencias 1K Ω• Potenciometro de 100k • Led’s• Capacitor cerámico de .01 µF• Capacitor electrolítico 47 µF • Circuitos integrados 74LS90 ( CONTADOR )• Circuito integrado 555 ( TEMPORIZADOR )• Circuitos integrados 74LS47 • Circuito integrado 74LS83• Circuitos integrados 74LS73• Circuito integrado 74LS00• Circuito integrado 74LS08• Circuito integrado 74LS32• Circuito integrado 74LS04• Display´s de 7 segmentos ánodos común

Page 3: Reloj digital

INTRODUCCION 7490

Es un contador que puede contar del 0 al 9 de una forma cíclica, y ese es su modo natural. QA, QB. QC y QD son cuatro bits en un número binario, y esto pines se ciclan

desde el 0 al 9. Se puede configurar el chip para que cuente a otro número máximo de números y luego volver

a cero.

Flip-Flop J-KEl flip-flop entra en un modo de

funcionamiento llamado modo complemento, en el cual, la salida Q cambia a su estado complementario después de cada

pulso de reloj.

Page 4: Reloj digital

C.I. 74ls47Es un decodificador de BCD a 7 segmentos. Recibe como entradas 4 bits que forman un dígito codificado en binario (BCD, Binary Coded Digit) y da como salida el mismo número (dígito), pero listo para ser presentado en un display de 7 segmentos.

En otras palabras: se un dígito BCD que quieres mostrar en un display de 7 segmentos, conectas éste último a las correspondientes salidas del 74LS47.

C.I 74ls83Es un sumador completo que ejecuta la suma de dos números binarios de cuatro bits. Hay salida de suma por cada bit y el acarreo resultante (C4), se obtiene del cuarto bit.

.

Page 5: Reloj digital

DESARROLLOCI 555 Astable.

• Este circuito se forma por medio de una configuración de resistencias y un capacitor para obtener 1 Hz de salida.

Circuito de los segundos

• Se diseño utilizando compuertas 74ls90(contador de décadas), el display de la izquierda contará de 0 a 5 y el de la derecha de 0 a 9

Page 6: Reloj digital

• Circuito de los minutos

• Se diseño utilizando compuertas 74ls90(contador de décadas), el display de la izquierda contará de 0 a 9 y el de la derecha de 0 a 5

Pulso de salida hacia el circuito de las horas

• Circuito de las horas

• Se diseño utilizando una compuerta 74ls83 (sumador de 4 bits con acarreo)

• Se implemento un sistema de “reset” para que nuestro circuito se reinicie a 1 después de llegar a 12 hrs

• Se usaron 4 flip flops cada uno mandándole el puso de reloj al siguiente

Page 7: Reloj digital

Circuito completo

Sistea de reseto

Pulsos de reloj

Contadores de decadas

Page 8: Reloj digital

Cabe mencionar que en el diseño completo se usaron compuertas “simples” tales como la 74ls08, 04,32,11.por otra parte se uso el decodificador a 7 segmentos

(74ls47), y display’s de anodo común.

Conclusiones

En vista de los resultados obtenidos en diferentes intentos se decidio hacer uso de la compuerta 83 para

asi reducir un poco el circuito, también se decidió utilizar un potenciómetro para así poder acelerar el transcurso

de las oscilaciones del circuito.